القائمة الرئيسية

الصفحات


 

Corriger le sujet du concours Sonatrach 6



Corriger Controle Module : Réglage des entrainements électriques

Année d'étude : Master 2 Instrumentation 


**Questions de cours: répondez aux questions suivantes :**

             . Qu'appelle t'on la partie fixe et la partie mobile d'une machine

            . La rotation d'un moteur à courant continu est due à quoi

          Si le courant d'excitation est accidentellement coupé que se passe til au
             . moteur à courant continu

     . Que se passe til si on inverse le branchement du moteu 

        Quelle est la différence entre la tension simple et la tension composée 

              . Quel sont les types de couplage d'un moteur asynchrone

            . Donner le principe de fonctionnement d'un moteur asynchrone

**Exercice.1:**

Un moteur à courant continu (excitation séparée) est alimenté sous 240 V, la
résistance d'induit est égale à 0.5 Q. Le circuit inducteur absorbe 250W et les pertes
.collectives s'élèvent à 625W

Au fonctionnement nominal, le moteur consomme 42 A et la vitesse de rotation est
de 1200 tr/min. Calculer

            . la force contre-électromotrice E

           .la puissance absorbée totale Pa

          . La puissance électromagnétique Pem et la puissance utile Pu

           .le moment du couple utile Tu

         .  le rendement η du moteur

**Exercice.2:**

               Un moteur asynchrone (230v, 400v) est couplé en triangle sur un réseau
            .  Triphasé

.Qu'elle est la tension simple du réseau

          :compléter le tableau suivant en indiquant le type de couplage nécessaire



تحميل الحل PDF : من هنا




Corriger Controle Module : Électronique Numérique Avancée

Année d'étude : Master 1 Instrumentation

Cochez la bonne réponse :

  1. Les fonctions logiques programmables sont des circuits disposant des entrées et des sorties dont l'utilisateur peut programmer le schéma logique d'après les besoins liés à la fonction souhaitée Logique combinatoire et/ou séquentielle. Ces composants sont appelés des :

    • PLC (Programmable Logic Controller)
    • PLD (Programmable Logic Device)
    • CLP (Circuits Logiques Programmables)
    • VLSI (Very Large Scale Integrated Circuits)
  2. Les mémoires de type PROM (programmable memory) sont programmables :

    • Plusieurs fois
    • Une seule fois
    • Programmable par le constructeur
  3. Les mémoires de type EEPROM (electrically erasable programmable memory) sont programmables :

    • Plusieurs fois
    • Une seule fois
    • Programmable par le constructeur
  4. Les mémoires de type PROM (programmable memory) sont considérés comme :

    • Un réseau ET et OU programmables
    • Un réseau OU programmable seul
    • Un réseau ET programmable seul
  5. Les PAL (Programmable Array Logic) sont constitués de :

    • Un réseau ET et OU programmables
    • Un réseau OU programmable seul
    • Un réseau ET programmable seul
  6. Les PLA (Programmable Array Logic) sont constitués de :

    • Un réseau ET et OU programmables
    • Un réseau OU programmable seul
    • Un réseau ET programmable seul
  7. Le circuit PAL 16L8 possédant 20 broches est :

    • Un circuit à registres et 16 broches d'entrées
    • Un circuit combinatoire à 8 broches configurables uniquement en sortie
    • Un circuit combinatoire à 2 broches configurables uniquement en sortie
    •  Un circuit combinatoire à 10 broches configurables uniquement en entrée
  8. Un circuit FPGA (Field Programmable GateArray) est composé de :
      * CLBs(Configurable Logic Bloc) et d'Interconnexions Programmables
      * Matrices ET et OU Programmables
      * CLBs et d'une matrice de switch centrale programmable
      * Réseau de PAL ou GAL, d'une matrice de switch centrale programmable

Exercice Soit le circuit multiplexeur et le tableau décrivant son fonctionnement ci-dessous:


Compléter le programme VHDL suivant décrivant ce circuit:

LIBRARY ieee;
USE ieee.std_logic_1164.all;

ENTITY Mux IS
    PORT (
        a, b : IN STD_LOGIC_VECTOR (7 DOWNTO 0);
        sel : IN STD_LOGIC_VECTOR (1 DOWNTO 0);
        x  : OUT STD_LOGIC_VECTOR (7 DOWNTO 0)
    );
END Mux;

ARCHITECTURE example OF Mux IS
BEGIN
    PROCESS (a, b, sel)
    BEGIN
        IF (sel = "00") THEN
            x <= a;
        ELSIF (sel = "01") THEN
            x <= b;
        ELSIF (sel = "10") THEN
            x <= "00000000";
        ELSE
            x <= "11111111";
        END IF;
    END PROCESS;
END example;


تحميل الحل PDF : من هنا

تحميل حلول المواضيع السابقة : من هنا


تعليقات